(原标题:CXL 3.2,正式发布)
如果您希望可以时常见面,欢迎标星收藏哦~
来源:内容来自半导体行业观察综合 ,谢谢。
CXL 联盟是一家致力于推进一致连接的行业标准机构,该联盟宣布发布 Compute Express Link (CXL) 3.2 规范。3.2 规范优化了 CXL 内存设备的监控和管理,增强了 CXL 内存设备在操作系统和应用程序方面的功能,并通过可信安全协议 (TSP) 扩展了安全性。
CXL 联盟总裁 Larrie Carr 表示:“我们很高兴宣布发布 CXL 3.2 规范,通过增强 CXL 内存设备的安全性、合规性和功能来推进 CXL 生态系统。该联盟将继续开发开放、一致的互连,并为异构内存和计算解决方案提供可互操作的生态系统。”
CXL 3.2 规范的亮点:
1、优化的 CXL 内存设备监控和管理
用于内存分层的全新 CXL 热页监控单元 (CHMU)
常见事件记录
与 PCIe 管理消息传递 (MMPT) 的兼容性
CXL 在线固件 (FW) 激活功能
2、增强 CXL 内存设备针对操作系统和应用程序的功能
后期包裹修复 (PPR) 增强功能
CXL 内存设备的其他性能监控事件
3、通过可信安全协议 (TSP) 扩展安全性
针对主机一致主机管理设备内存 (HDM-H) 地址区域的新元位存储功能
通过扩展 IDE 保护来提高安全性
提高带有后向失效 (HDM-DB) 内存设备的主机一致设备管理内存的安全性
增强互操作性的合规性测试
4、与所有以前的 CXL 规范完全向后兼容
Highlights of the CXL 3.2 Specification:
1、Optimized CXL Memory Device monitoring and management
New CXL Hot-Page Monitoring Unit (CHMU) for memory tiering
Common event record
Compatibility with PCIe Management Message Pass Through (MMPT)
CXL online firmware (FW) activation capabilities
2、Enhanced functionality of CXL Memory Devices for OS and Application
Post Package Repair (PPR) enhancements
Additional performance monitoring events for CXL Memory Devices
3、Extends security with the Trusted Security Protocol (TSP)
New Meta-bits Storage Feature for Host-only Coherent Host-Managed Device Memory (HDM-H) address regions
Improved security by expanding IDE protection
Increases security of Host-only Coherent Device-Managed Memory with Back-Invalidation (HDM-DB) memory devices
Enhances compliance tests for interoperability
4、Full backward compatibility with all previous CXL specifications
CXL 作为 AI 存储技术向前迈进
计算高速链路(CXL) 是一种连接内存的技术,是早前在圣克拉拉举行的未来内存和存储峰会 的主题之一。
CXL 是高速处理器到设备和处理器到内存连接的开放标准。它专为高性能数据中心服务器而设计,可让处理器模块共享内存。
它提供基于 CXL.io 协议的接口,该协议使用 PCIe 5.0 物理层和电气接口为内存访问、主机处理器与需要共享内存资源的设备之间的通信提供低延迟互连路径。这意味着即使所有内存插槽(Dimm 插槽)都已满,也可以增加 PC 服务器上的内存,因为 CXL 使用 PCI express (PCIe) 扩展总线。
据三星介绍,CXL 可无缝实现内存共享和内存扩展,无需使用额外的技术基础设施。
CXL 内存模块(CMM) 旨在满足人工智能应用中对高内存容量快速增长的需求。其用途之一是支持大型语言人工智能模型所需的内存架构。
英特尔在3 月份发布的社区博客的一篇文章中指出,训练 GPT-4、Llama 2 和 PaLM 2 等大型语言模型 (LLM) 需要大内存容量和计算能力。
该芯片制造商讨论了 CXL 如何帮助服务器制造商利用较便宜的内存来降低硬件成本。英特尔在博客上表示,美光提供使用 DDR4 内存(老一代双倍数据速率同步动态随机存取内存芯片)的 128 GB CXL 模块。
自 2022 年以来,三星一直与 Red Hat 合作,专注于现有和新兴内存和存储产品的开源软件的开发和验证。这些产品包括 NVMe SSD、CXL 内存、计算内存/存储和结构。
今年 5 月,在丹佛举行的红帽峰会上,三星展示了嵌入在红帽企业 Linux 9.3 中的 CMM-D1 内存模型,据称该模型可增强深度学习推荐模型 (DLRM) 的性能。
这是 Red Hat 认证的针对 Red Hat Enterprise Linux 的 CXL 基础设施的首次演示。
该演示使用了三星的开源可扩展内存开发套件 (SMDK) 内存交错软件技术来提高内存访问性能。三星表示,配备 SMDK 的 CMM-D 内存支持 CXL,可让开发人员构建高性能 AI 模型,而无需进行大量投资。据三星称,该技术可加快数据处理、AI 学习和推理速度。
在讨论该演示时,红帽韩国总经理 Kyeong Sang Kim 表示:“三星硬件针对红帽软件的优化凸显了开源技术在扩展 CMM-D 等下一代内存解决方案方面的必要性。”
在 Red Hat 生态系统目录列表中,三星描述了 RHEL 中的内存分层功能如何支持其 CMM-D 内存模块。据三星称,当不常访问的数据存储在本地内存中时,内存分层会降低经常使用或“热”内存的性能。RHEL 内存分层功能旨在将热内存分配给本地内存层,将不常使用的内存分配给 CXL 层,以便在必要时在层之间进行数据迁移。
半导体精品公众号推荐
专注半导体领域更多原创内容
关注全球半导体产业动向与趋势
*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。
今天是《半导体行业观察》为您分享的第3967期内容,欢迎关注。
『半导体第一垂直媒体』
实时 专业 原创 深度
公众号ID:icbank
喜欢我们的内容就点“在看”分享给小伙伴哦